Справочники Ретротехника.Ру

Ретротехника производства Россия-СССР
по алфавиту
Справочник заводов производителей Россия-СССР
Справочник музеи
ретротехники

вычислительный комплекс ВК- 2П45

Искать:

купить, продать вычислительный комплекс ВК- 2П45, цены


Описание

вычислительный комплекс ВК- 2П45

 

Первым двухпроцессорным комплексом в ЕС ЭВМ был комплекс ВК2П45, структура которого (рис. 1.15) является типовой для двухпроцессорных комплексов в ЕС. Тип структурной организации – МПВК с многовходовой оперативной памятью. Процессоры имеют доступ к модулям памяти через адаптеры памяти (АП), которые и осуществляют необходимую коммутацию. Минимальная емкость ОЗу в комплексе 2 Мбайт, максимальная – 8 Мбайт (емкость одного модуля 1 Мбайт). Оба процессора могут обращаться в ОЗУ одновременно, конфликты возникают при обращении двух процессоров к одному АП, Для их разрешения предусмотрена схема, организующая очередь запросов. Схема работает таким образом, что при наличии запросов от двух процессоров обращение их к ОЗУ производится попеременно: обращение дважды подряд одного процессора запрещено.

 

 

Рис. 1.15 Комплекс ВК2П45

 

Так как каждый из двух процессоров должен иметь в ОЗУ собственную зону фиксированных ячеек, в качестве которой в однопроцессорном комплексе используется зона с адресами 0–4095, то в каждом процессоре предусмотрен механизм префиксации. Большинство адресов при обращении процессора к памяти обрабатывается с префиксацией. Такие адреса называются реальными, а не обрабатываемые – абсолютными. В результате формирования абсолютного адреса реальные адреса О–4095 заменяются 4096 адресами блока, адрес которого начинается с адреса, указанного в регистре префикса. Префикс – это 12-разрядное число, размещенное в регистре префикса. Содержимое регистра может быть установлено и проверено командами УСТАНОВИТЬ ПРЕФИКС и ЗАПИСЬ В ПАМЯТЬ ПРЕФИКСА соответственно. При установке префикса разряды 0–7 и 20–31 регистра префикса игнорируются, а при записи в память в эти разряды записываются нули (разряды «обнуляются»). В исходном состоянии во все разряды регистра записаны нули. При префиксации адреса перекодируются следующим образом:

1. Разряды 8–19 адреса памяти, если они имеют нулевые значения, замещаются разрядами 8–19 регистра префикса, т. е. происходит сдвиг зоны с адресами 0–4095 в отведенную данному процессору зону памяти.

2. Разряды 8–19 адреса памяти в случае равенства их разрядам 8–19 префикса заменяются нулями, т. е. часть памяти, отведенная под зону процессора, перемещается в зону с адресами 0–4095.

3. Разряды 8–19 адреса не изменяются, если они все не равны нулю или не равны соответствующим разрядам префикса, т. е. эти адреса являются общими для обоих процессоров и не подлежат изменению.

Реконфигурация комплекса осуществляется со специального пульта реконфигурации, который имеет соответствующие органы. С их помощью любой из модулей ОЗУ можно подключить к любому процессору или к обоим процессорам, а также задать любой диапазон адресов в пределах установленной емкости ЗУ, соблюдая непрерывность адреса. Кроме того, с пульта осуществляется подключение и реконфигурация УВВ и устанавливается один из трех предусмотренных режимов работы ВК: 1) однопроцессорный, когда комплекс работает как две самостоятельных. ЭВМ; 2) двухпроцессорный, при котором функционируют все двухпроцессорные связи; 3) полудуплексный, когда работает один процессор, использующий всю оперативную память, а второй процессор может быть отключен.

В двухпроцессорном, как и в двухмашинном комплексе, существует непосредственная связь между процессорами для обмена управляющей информацией. Потребность в этом обмене может возникнуть при необходимости запуска или остановки одного процессора другим, при взаимном контроле состояния. Кроме упоминавшихся ранее команд ПРЯМАЯ ЗАПИСЬ и ПРЯМОЕ ЧТЕНИЕ в двухпроцессорном режиме для прямого управления используется также специальная команда СИГНАЛ ПРОЦЕССОРУ. Эта команда определяет адрес процессора, с которым осуществляется связь, и код приказа. В адресуемом процессоре могут возникнуть условия, препятствующие выполнению того или иного приказа. Эти условия формируют соответствующие биты банта состояния. Байт состояния передается в выдающий приказ процессора в качестве ответа на поступивший приказ. В двухпроцессорных ВК ЕС предусмотрено 12 таких приказов.

Все указанные аппаратные средства, обеспечивающие построение двухпроцессорных комплексов, поддерживаются специальным вариантом ОС ЕС. Следует отметить, что технические средства ЕС позволяют строить системы не только по типу МПВК с многовходовой памятью. Возможно и построение систем с перекрестной коммутацией, но для этого потребуется разработка коммутатора, которого пока в ЕС ЭВМ не предусмотрен.


Комментарии (0)

Добавить новый комментарий

Разрешённые теги: <b><i><br>Добавить новый комментарий: